Главная ->  Счетчики на транзисторах 

1 2 3 4 [ 5 ] 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24

Счетчики с четным коэффициентом пересчета всегда можно разбить на несколько последовательно включенных триггеров и счетчик с нечетным коэффициентом. Счетчик с небольшим нечетным коэффициентом пересчета проще всего собрать по принципу, использованному в делителях, приведенных на рис. 11 и 18. В качестве примера на рис. 22 приведены схемы делителей на

Ист. О

Выход

Вход

S/cm.O

>R

Рис. 22. Схемы работы делителя на 7

7 (рис. 22,а на JK-триггерах, рис. 22,6 на D-триггерах), которые могут найти применение в счетчике дней недели; его временная диаграмма показана на рис. 23. В общем случае, для получения нечетного коэффициента пересчета N

7 1 д if 5 6 7

LTUTJTJlJTrLrb

Рис. 23. Временная диаграмма делителя на 7

необходимо (N-\-\)l2 триггеров, соединенных в сдвигающий регистр, причем сигнал с выходов последнего триггера подается на вход первого с переменной полярностью, а вход R последнего триггера подключается к прямому выходу предпоследнего.

СЧЕТЧИКИ НА ИНТЕГРАЛЬНЫХ МИКРОСХЕМАХ СРЕДНЕЙ СТЕПЕНИ ИНТЕГРАЦИИ

В настоящее время успехи технологии позволяют изготовлять в одном кристалле кремния площадью в несколько квадратных миллиметров интегральные микросхемы, эквивалентные по сложности целым платам, а иногда даже блокам, выполненным на ставших уже привычными микросхемах малой степени интеграции.

Примером интегральных микросхем средней степени интеграции могут быть микросхемы серии К155. Полная номенклатура интегральных микросхем этой серии составляет несколько десятков наименований, наибольший интерес для радиолюбителей представляют собой интегральные микросхемы счетчиков. Их краткие данные приведены в табл. 2.

Все интегральные микросхемы серии К155 работают при напряжении питания 5 В±5%, в диапазоне температур от -10 до 4-70° С. Выходное напряжение логического О -не более 0,4 В (типовое значение 0,1-0,2 В), логической 1-не менее 2,4 В (типовое значение 3,2-3,5 В). Интегральные микро-



Таблица 2

Выводы

питания

Тип корпуса по

Тип инте-

Функциональное

м \vc ,

гральной

назначение

+ 5 В

общий

рис. 6

микросхемы

К155ИЕ1

Декадный счетчик с фазоимпульсным представлением информации

К155ИЕ2

Двоично-десятичный счетчик

К155ИЕ4

Счетчик-делитель на 12

К155ИЕ5

Двоичный 4-разрядный счетчик

К155ИЕ6

Двоично-десятичный реверсивный счетчик

К155ИЕ7

Двоичный 4-разрядный реверсивный счетчик

К:155ИЕ8

Делитель частоты с переменным коэффициентом деления

K:155TM5

Четыре статических триггера

К155ТМ7

Четыре статических триггера с прямыми и инверсными выходами

схемы оформлены в двух типах корпусов, различающихся только длиной и количеством выводов (рис. 6,а и б). Потребляемая микросхемами мощность, как правило, в 1,5-2 раза меньше указанной в табл. 2, а быстродействие в 1,5-2 раза выше.

Рассмотрим подробнее перечисленные в табл. 2 интегральные микросхемы. Микросхемы К155ИЕ1 разрабатывались для счетчиков с фазоимпульсными лредставлением информации. В радиолюбительской практике их удобнее ис-лользовать в делителях частоты, формирующих секундные импульсы в часах или временные интервалы в частотомере. Цоколевка интегральной микросхемы лредставлена на рис. 24, а временная диаграмма -на рис. 25. Установка триггеров интегральной микросхемы в О осуществляется подачей положительного импульса одновременно на два входа 1 и 2, обозначенных R. Рабочей полярностью счетных импульсов, подаваемых на входы 8 и 9, является отрицательная. Импульсы могут подаваться или на каждый вход (на второй дол-

Рис. 24. Цоколевка интегральной микросхемы К155ИЕ1

/ 2 5

-LrLTLJ-

8 9 10

ъгиъг

дыход

Рис. 25. Временная диаграмма работы интегральной микросхемы К155ИЕ1



жен при этом поступать уровень логической 1) или сразу на оба входа. Одновременно с каждым десятым входным импульсом на выходе 5 формируется равный ему по длительности выходной импульс отрицательной полярности. Многокаскадные делители частоты можно строить, соединяя непосредственно входы С последующих каскадов с выходами предыдущих (рис. 26).

вход

дыход

Рис. 26. Соединение интегральных микросхем К155ИЕ1 в делитель

СГ70

7Z 8

Рис. 27. Цоко-левка интегральной микросхемы К155ИЕ2

При проверке многокаскадных делителей ч1астоты на микросхемах К155ИЕ1 следует иметь в виду, что скважность выходных импульсов весьма велика, в-результате чего затрудняется их наблюдение на осциллографе. Поэтому можно рекомендовать подавать их для обнаружения на счетный вход триггера, а: выходной сигнал триггера наблюдать на осциллографе. Если необходимо получить со всех выходов делителя импульсы одинаковой скважности, вход каждой последующей интеральной микросхемы следует подключать к выходу предыдущей через инвертор.

Большими возможностями обладает интегральная микросхема К155ИЕ2. В ее состав входят триггер со счетным входом и счетчик с коэффициентом пересчета 5. Если их соединить, они образуют двоично-десятичный последовательный счетчик, работающий в коде -2-4-8. Цоколевка интегральной микросхемы представлена на рис. 27, а временная диаграмма при соединении выводов 12 и 1 - на рис. 3. Установка триггеров счетчика в состояние О производится одновременной подачей положительного импульса на входы 2 п 3 (R), при этом на всех выходах счетчика появляется логический 0. Рабочей полярностью входных счетных импульсов, подаваемых на входы 14 и 1 (Ci и Сг), является положительная, триггеры счетчика переключаются по спаду входных импульсов. Соединение интегральных микросхем в многокаскадный счетчик по* казано на рис. 28. Выходные сигналы любого разряда такого счетчика имеют скважность, позволяющую нормально наблюдать их на экране осциллографа,.

у0/77,0

fr70/jJ

Bbfxod

г-1

Рис. 28. Соединение интегральных микросхем К155ИЕ2 в счетчик

Особенностью интегральной микросхемы К155ИЕ2 является возможность установки триггеров счетчика в состояние 9, при котором на выходах 1 и 8 логическая 1, на выходах 2 я 4 логический 0. Это позволяет с успехом использовать их в выходных каскадах делителей частоты цифровых частотоме-



1 2 3 4 [ 5 ] 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24