Обновления
Хрущовки
Архитектура Румынии
Венецианское Биеннале
Столица Грац
Дом над водопадом
Защита зданий от атмосферных осадков
Краковские тенденции
Легендарный город Севастополь
Новый Париж Миттерана
Парадоксы Советской архитектуры
Реконструкция города Фрунзе
Реконструкция столицы Узбекистана
Софиевка - природа и искусство
Строительство по американски
Строительтво в Чикаго
Тектоника здания
Австрийская архитектура
Постмодернизм в Польше
Промышленное строительство
Строительство в Японии
Далее
|
Главная -> Источники электропитния С2 5 Вьа! 16 Датчик тока Ы VD2 R4 М 1 Обратвая
Рис. 3.18. Основная схема включения ИМС типа КР1114ЕУ4 2 DIM DOT Рис. 3.19. Структурная схема ИМС типа TL494 зкение +U электропитания в пределах от 7 до 40 В, при этом на 8 и И выводах появляются импульсы управления. Функциональные узлы в составе микросхемы можно условно отнести к аналоговой или к цифровой части схемы. К аналоговой части схемы относятся компараторы DA5, DA6, усилители ошибок DA1, DA7, вспомогательные источники DA8, DA2, DAB, генератор пилообразного напряжения DA4. Остальные узлы (в том числе выходные транзисторы) относятся к цифровой части охемы. На рис. 8.20 показаны временные диаграммы работы микросхемы типа TL494. Напряжение Uddi на выходе логической схемы DDI (рис. 3.20, а) определяет момент появления и длительность выходных управляюш;их импульсов Uvti и Uvt2 микросхемы (рис. 3.20, 3, и). Остальные цифровые элементы обеспечивают разделение выходных импульсов схемы DDI на два канала. Поскольку выходные транзисторы имеют открытые коллекторы и эмиттеры, то возможно их включение по схеме с общим коллектором или с общим эмиттером. При включении транзисторов по схеме с общим коллектором выходные импульсы поступают с выводов 9 и 10 (рис. 3.19), а коллекторы соединяются с шиной электропитания. При включении по схеме с общим эмиттером выходные импульсы поступают с выводов 8 и 11, а выводы 9 и 10 обычно соединяются с землей . Работа цифрового тракта микросхемы в течение одного периода протекает следующим образом. Если в момент времени ti на выходе Q триггера DD2 сигнал 1 (рис. 3.20, б), а на выходе Q сигнал О (рис. 3.20, в), то на оба входа схемы DD4 будут подаваться сигналы 1. В этом случае на выходе DD4 (рис. 3.20, г) и, следовательно, на одном из входов схемы DD6 будет сигнал 1. Таким образом, независимо от уровня сигнала, поступающего на второй вход схемы DD6 с выхода схемы DDI, на выходе схемы DD6 будет сигнал О и транзистор VT1 останется в закрытом состоянии (рис. 3.20, е, з). В момент времени ti с выхода Q триггера DD2 на один из входов схемы DD5 начинает поступать сигнал О (рис. 3.20, в). Поэтому на выходе DD5 также будет сигнал О (рис. 3.20, д), который поступает на один из входов схемы DD7. В результате на выходе схемы DD7 появится сигнал 1, который откроет транзистор VT2 на время Хп2 паузы между выходными импульсами схемы DDI (рис. 3.20, ж, и). При следующем выходном импульсе схемы DDI (момент времени t2) на выходе схемы DD7 появится сигнал О и транзистор VT2 закроется. В момент времени is окончания выходного импульса В) Udd. 3) И) I Рис. 3.20. Временные диаграммы работы микросхемы типа TL494 схемы DDI (рис. 3.20, а) состояние выходов триггера изменяется на противоположное (на выходе Q появится сигнал О, на выходе Q - сигнал 1). Это приведет к изменению состоянии выходов схем DD4 и DD5 (на выходе схомы DD4 появится сигнал О, на выходе схемы DD5 - сигнал 1). Сигнал О на выходе схемы DD4 открывает транзистор VT1 на время Тп1 паузы между выходными импульсами схемы DDI (рис. 3.20, е,з).
|